Загрузка с процессора, JTAG разъем для программатора
Тактирование с процессора, посадочное место для генератора пользователя
Держатель батареи для RTC
Модуль успешно протестирован, сейчас озадачены интеграцией в ядро.
Создана утилита для загрузки конфигурации FPGA с процессора (время загрузки ~2,5сек), так же создан небольшой FPGA проект, в котором все выходы FPGA превращаются в управляемые GPIO.
Создана утилита для управления GPIO FPGA по SPI интерфейсу.
Я вот что-то не пойму... Судя по фотографии Hola-FEB перекрыл собой разъёмы Х4 и Х8. На Х1 и Х2 если не ошибаюсь выведены только ноги fpga, земля и два напряжения. А как до отладочного ком-порта добираться? Только паяльником?
Кроме отладочного порта с Х8 хотелось бы иметь доступ к i2c и spi, а с Х4 ко второму уарту.
Как бы паяльник не проблема, просто хотелось какого-то официального пути.
А чтобы все эти сигналы сквозь fpga пропустить и на Х1 и Х2 вывести, этой самой fpga ещё ума дать надо...