Ник:
Пароль:

Контакты

E-mail: info@starterkit.ru
тел.: +7 922 680-21-73
тел.: +7 922 680-21-74
Телеграм: t.me/starterkit_ru

Способы оплаты

User Info


Добро пожаловать,
Guest

Регистрация или входРегистрация или вход
Потеряли пароль?Потеряли пароль?

Ник:
Пароль:

ПользователейПользователей:1
Поисковых ботовПоисковых ботов:3
ГостейГостей:1

ОбновитьПодробнееВсегоВсего:5
Форум » starterkit.ru » Старый форум » SK-LPC-S3E
FPGA clock
dmitryb (Guest)
Добавлено 30.11.1999 00:00 Редактировалось 04.11.2007 12:33
0
Сообщение: 1
dmitryb (Guest)

Topic opened
Спуститься к концу Подняться к началу
dmitryb (Guest)
Добавлено 03.11.2007 17:56 Редактировалось 03.11.2007 17:56 Сообщение: 2
dmitryb (Guest)

Как-нибудь планировалось подавать clock на FPGA синхронно с процессором? Есть какой-нибудь пример?

_ _ _ _ _ _ _ _ _ _ _ _ _ _ _ _ _ _ _ _ _ _ _ _
Отредактированно 03.11.2007 г. в 18:29:27
Спуститься к концу Подняться к началу
starterkit (Guest)
Добавлено 03.11.2007 19:26 Редактировалось 03.11.2007 19:26 Сообщение: 3
starterkit (Guest)

Извините, не понял, в смысле тактовую ядра LPC подавать на FPGA?
Если так, то LPC2378 тактируется от внутренней PLL и "прямых" средств выдачи наружу тактовой частоты ядра или шин нет. Но, например, если подать на вход FPGA выход PWM LPC2378 (которй ест-но синхронен шине/ядру), теоретически , можно получить внутри FPGA тактовую частоту сихронную тактовой LPC2378.
Насколько я понимаю, Вы озадачились синхронизацией внутренних автоматов FPGA от стробов чтения/записи LPC?

_ _ _ _ _ _ _ _ _ _ _ _ _ _ _ _ _ _ _ _ _ _ _ _
Отредактированно 03.11.2007 г. в 19:26:42
Спуститься к концу Подняться к началу
dmitryb (Guest)
Добавлено 03.11.2007 20:04 Редактировалось 03.11.2007 20:04 Сообщение: 4
dmitryb (Guest)

Приблизительно так. Если точнее, то нужна вообще возможность синхронной работы, т.е. определенные сигналы, приходящие от LPC, должны быть синхронны с тактовой частотой без использования дополнительных приемов синхронизации (синхронный дизайн для связки LPC-FPGA). Про отсутствие ""прямых" средств выдачи наружу тактовой частоты ядра или шин" я понимаю, поэтому и возник такой вопрос. Может быть такая задача уже решалась.

_ _ _ _ _ _ _ _ _ _ _ _ _ _ _ _ _ _ _ _ _ _ _ _
Отредактированно 03.11.2007 г. в 20:05:28
Спуститься к концу Подняться к началу
dmitryb (Guest)
Добавлено 03.11.2007 20:11 Редактировалось 03.11.2007 20:11 Сообщение: 5
dmitryb (Guest)

В дополнение. Единственный вход GCLK FPGA, связанный с LPC, это GCLK0 (сигнал M112-F56). А там можно получить только I2STX_CLK или SCL.
Спуститься к концу Подняться к началу
starterkit (Guest)
Добавлено 04.11.2007 12:33 Редактировалось 04.11.2007 12:33 Сообщение: 6
starterkit (Guest)

Нет, этим я особо не озадачивался.
Думаю, проще все-таки будет не мудрить с получением общей тактовой, а синхронизировать входящие сигналы, думаю, с методами Вы сами прекрасно знакомы ...
Спуститься к концу Подняться к началу
Форум » starterkit.ru » Старый форум » SK-LPC-S3E